メッセージ
折り返しご連絡いたします!
メッセージは20〜3,000文字にする必要があります。
メールを確認してください!
より多くの情報はより良いコミュニケーションを促進します。
正常に送信されました!
折り返しご連絡いたします!
メッセージ
折り返しご連絡いたします!
メッセージは20〜3,000文字にする必要があります。
メールを確認してください!
—— ニシカワ 日本 から
—— ルイス 合衆国 から
—— リチャード ドイツ から
—— マレーシア の ティム
—— ヴィンセント ロシア から
—— ニシカワ 日本 から
—— アメリカ から の サム
—— ドイツ の リナ
レネサスRC38108A100GBBフェムトクロック®3 超低相騒音ジッター減声器とクロックジェネレーター
RC38108A100GBB超低相騒音ジッター減声器,多周波クロックシンセサイザー,デジタル制御オシレーター (DCO) です.低出力デバイス出力 時計は,超低帯域内相騒音と4Gおよび5GRFトランシーバーの偽の,112Gbpsおよび224GbpsのSerDesでは25fs-rms未満のジッター.
仕様RC38108A100GBB
出力数:8出力
最大出力周波数:2.5 GHz
最大入力周波数:1 GHz
パッケージ/ケース:BGA-64
作業サイクル - 最大:55%
ジッター:25 fs
供給電圧 - 最大:1.89V
供給電圧 - Min:1.71 V
稼働電流:29 mA
最低動作温度:40°C
最大動作温度:+85°C
湿度感:はい
稼働電源電圧:1.71Vから1.89V
出力タイプ:CML,HCSL,LVCMOS,LVDS
特徴RC38108A100GBB
超低相騒音シンセサイザー 25fs RMS 以下のジッター 12kHz から 20MHz 4MHz HPF
2つの独立した低相騒音同期ドメイン
4つの独立した低相騒音周波数領域
JESD204B/C のサポート
デジタル変換時間 (TDC),昼間時間 (TOD) カウンター,PTPクロックとの時間同期ブロック
独立系整数分数を持つ8つのクロック出力
6: LVDS,HCSL (AC-LVPECL) またはCML
2: LVDS,HCSL (AC-LVPECL) またはLVCMOS
出力周波数範囲:
CML:DCから2.5GHz
LVDSまたはHCSL: DCから1GHz
LVCMOS: DCから250MHz
2つの差点クロック入力4つの単端クロック入力として設定可能
1.8Vの電源で動いています
時計入力は,デバイスがオフになっているときに1.8Vの入力を許容し,1mA未満に沈む
CLKIN 入力周波数範囲: DCから1GHz
タイムシンクロ TDC は 1PPS および PP2S 入力をサポートします
DPLLはITU-T G.8262とGに準拠する.8262.1
DPLL 入力/出力相変化 ≤ 100ps
DCO周波数解像度 < 10-13
パッケージ: 7 × 7 mm,64 BGA
適用するRC38108A100GBB
オプティカル・フロントエンドのDAC/ADCとDSPのタイミング
112Gbps と 224Gbps SerDes の基準クロック
5G配送ユニット (DU),スイッチ,ルーター
精密時間プロトコル (PTP) ベースの高性能DCOクロック
ブロック図RC38108A100GBB